Mặcdù nhiều lần "chế nhạo" chiến lược tích hợp 4 lõi chip trên một CPU củađối thủ AMD, nhưng chính Intel lại đi theo hướng phát triển này - tíchhợp 6 lõi trên một con chip.
Kế hoạch về conchip máy chủ mang tên Dunnington của Intel vừa được Sun tiết lộ. Theođó, Dunnington sẽ có 6 lõi và hoàn toàn độc lập với nhau. Trước đây,Intel từng nói lấp lửng rằng con chip này có thể được tích hợp 4 lõihoặc nhiều hơn.
Một số nguồn tin quen thuộc với thiết kếDunnington xác nhận rằng thông tin trên là chính xác, và rằng chip sẽcó tất cả 6 lõi riêng biệt. Sun cũng tiết lộ rằng Intel sẽ ra mắt thếhệ chip Nehalem với bộ điều khiển nhớ tích hợp và liên kết nốiđiểm-điểm giữa các lõi vào cuối năm nay. Kiểu thiết kế này được cho làvay mượn từ sản phẩm chip Opteron của đối thủ AMD.
Phát ngônviên Intel, Nick Knupffer, đã từ chối bình luận về Dunnington, và chỉnói rằng Nehalem đang trong lộ trình phát triển.
Dunnington sẽlà thiết kế nguyên khối đầu tiên của Intel kể từ khi ra mắt dòng Core 2Duo năm 2006. 6 lõi chip mang họ Penryn của Dunnington đều được sảnxuất trên dây chuyền công nghệ 45-nm. Mỗi cặp lõi Penryn chia sẻ 3MBcache L2, và mỗi lõi đều có thể truy xuất 16MB cache L3. Dung lượngcache khá lớn này sẽ giúp lưu trữ những tập lệnh thường xuyên được sửdụng, và giúp tránh hiện tượng thắt cổ chai FSB đối với bộ nhớ chính.
Intelđã chọn việc xây dựng chip 4 lõi trên cơ sở tích hợp hai con chip lõikép trên một bảng mạch đặc biệt. Hướng tiếp cận này không được các nhàthiết kế chip hoan nghêng nhưng lại giúp Intel có được sản phẩm chiplõi tứ nhanh hơn trong khi AMD phải vật lộn suốt một năm mới có đượcBarcelona, chip lõi tứ đầu tiên với kiểu thiết kế 4 lõi riêng trên mộtgói.
Dunnington sẽ ra mắt trước thế hệ chip Nehalem (cần nhiềuthời gian để thiết kế hơn). Intel cũng sẽ có khá nhiều lựa chọn đối vớichip Nehalem, bao gồm các phiên bản một lõi, 2 lõi, 4 lõi và 8 lõi.
Đặc tả kỹ thuật sơ bộ của Dunnington:
- BXL 6 lõi dành cho các hệ thống mở rộng
- Kiến trúc Intel Core Micro (Penryn)
- Công nghệ xử lý 45-nm
- Mỗi cặp lõi chia sẻ 3MB cache L2
- Cache chia sẻ L3 lớn (16MB)
- Liên kết nối tốc độ cao 1066 MT/s
- Địa chỉ vật lý 40-bit
- Hỗ trợ tập lệnh SSE4 mới
Nền tảng:
- Hỗ trợ bởi chipset Clarksboro (Caneland)
- Chân cắm tương thích với Tigerton
- Ra mắt nửa cuối năm 2008